134
AM5706, AM5708
SPRS961B –AUGUST 2016–REVISED SEPTEMBER 2017
www.ti.com
Submit Documentation Feedback
Product Folder Links: AM5706 AM5708
Specifications Copyright © 2016–2017, Texas Instruments Incorporated
Table 5-6. Maximum Supported Frequency (continued)
Module Clock Sources
Instance Name Input Clock Name
Clock
Type
Max. Clock
Allowed (MHz)
PRCM Clock Name
PLL / OSC /
Source Clock
Name
PLL / OSC /
Source Name
PCIe_SS1 PCIE1_PHY_WKUP
_CLK
Func 0.032 PCIE_32K_GFCLK FUNC_32K_CLK DPLL_CORE
PCIe_SS1_FICLK Int 266 PCIE_L3_GICLK CORE_X2_CLK
PCIEPHY_CLK Func 2500 PCIE_PHY_GCLK PCIE_PHY_GCLK APLL_PCIE
PCIEPHY_CLK_DIV Func 1250 PCIE_PHY_DIV_GCLK PCIE_PHY_DIV_G
CLK
APLL_PCIE
PCIE1_REF_CLKIN Func 34.3 PCIE_REF_GFCLK CORE_USB_OTG_
SS_LFPS_TX_CLK
DPLL_CORE
PCIE1_PWR_CLK Func 38.4 PCIE_SYS_GFCLK SYS_CLK1 OSC0
PCIe_SS2 PCIE2_PHY_WKUP
_CLK
Func 0.032 PCIE_32K_GFCLK FUNC_32K_CLK DPLL_CORE
PCIe_SS2_FICLK Int 266 PCIE_L3_GICLK CORE_X2_CLK
PCIEPHY_CLK Func 2500 PCIE_PHY_GCLK PCIE_PHY_GCLK APLL_PCIE
PCIEPHY_CLK_DIV Func 1250 PCIE_PHY_DIV_GCLK PCIE_PHY_DIV_G
CLK
APLL_PCIE
PCIE2_REF_CLKIN Func 34.3 PCIE_REF_GFCLK CORE_USB_OTG_
SS_LFPS_TX_CLK
DPLL_CORE
PCIE2_PWR_CLK Func 38.4 PCIE_SYS_GFCLK SYS_CLK1 OSC0
PRCM_MPU 32K_CLK Func 0.032 FUNC_32K_CLK SYS_CLK1/610 OSC0
SYS_CLK Func 38.4 WKUPAON_ICLK SYS_CLK1 OSC0
DPLL_ABE_X2_CL
K
DPLL_ABE
PWMSS1 PWMSS1_GICLK Int &
Func
266 L4PER2_L3_GICLK CORE_X2_CLK DPLL_CORE
PWMSS2 PWMSS2_GICLK Int &
Func
266 L4PER2_L3_GICLK CORE_X2_CLK DPLL_CORE
PWMSS3 PWMSS3_GICLK Int &
Func
266 L4PER2_L3_GICLK CORE_X2_CLK DPLL_CORE
QSPI QSPI_ICLK Int 266 L4PER2_L3_GICLK CORE_X2_CLK DPLL_CORE
QSPI_FCLK Func 128 QSPI_GFCLK FUNC_256M_CLK DPLL_PER
PER_QSPI_CLK DPLL_PER
RNG RNG_ICLK Int 266 L4SEC_L3_GICLK CORE_X2_CLK DPLL_CORE
SAR_ROM PRCM_ROM_CLOC
K
Int 266 L4CFG_L3_GICLK CORE_X2_CLK DPLL_CORE
SDMA SDMA_FCLK Int &
Func
266 DMA_L3_GICLK CORE_X2_CLK DPLL_CORE
SHA2MD51 SHAM_1_CLK Int 266 L4SEC_L3_GICLK CORE_X2_CLK DPLL_CORE
SHA2MD52 SHAM_2_CLK Int 266 L4SEC_L3_GICLK CORE_X2_CLK DPLL_CORE
SL2 IVA_GCLK Int IVA_GCLK IVA_GCLK IVA_GFCLK DPLL_IVA
SMARTREFLEX_C
ORE
MCLK Int 133 COREAON_L4_GICLK CORE_X2_CLK DPLL_CORE
SYSCLK Func 38.4 WKUPAON_ICLK SYS_CLK1 OSC0
DPLL_ABE_X2_CL
K
DPLL_ABE
SMARTREFLEX_D
SP
MCLK Int 133 COREAON_L4_GICLK CORE_X2_CLK DPLL_CORE
SYSCLK Func 38.4 WKUPAON_ICLK SYS_CLK1 OSC0
DPLL_ABE_X2_CL
K
DPLL_ABE