66AK2L06
www.ti.com
SPRS930 –APRIL 2015
Table 9-30. Pin Mux Control 1 Register Field Descriptions (continued)
Bit Field Description
20 GPIO_EMU_SEL[20]
• 0 - Select GPIO20 (Default)
• 1 - Select EMU22
19 GPIO_EMU_SEL[19]
• 0 - Select GPIO19 (Default)
• 1 - Select EMU21
18 GPIO_EMU_SEL[18]
• 0 - Select GPIO18 (Default)
• 1 - Select EMU20
17 GPIO_EMU_SEL[17]
• 0 - Select GPIO17 (Default)
• 1 - Select EMU19
16 Reserved Reserved
15 GPIO_TIMIO_SEL[15]
• 0 - Select GPIO15(Default)
• 1 - Select TIMO7
14 GPIO_TIMIO_SEL[14]
• 0 - Select GPIO14(Default)
• 1 - Select TIMO6
13 GPIO_TIMIO_SEL[13]
• 0 - Select GPIO13(Default)
• 1 - Select TIMO5
12 GPIO_TIMIO_SEL[12]
• 0 - Select GPIO12(Default)
• 1 - Select TIMO4
11 GPIO_TIMIO_SEL[11]
• 0 - Select GPIO11(Default)
• 1 - Select TIMO3
10 GPIO_TIMIO_SEL[10]
• 0 - Select GPIO10(Default)
• 1 - Select TIMO2
9 GPIO_TIMIO_SEL[9]
• 0 - Select GPIO9(Default)
• 1 - Select TIMI7
8 GPIO_TIMIO_SEL[8]
• 0 - Select GPIO8(Default)
• 1 - Select TIM6
7 GPIO_TIMIO_SEL[7]
• 0 - Select GPIO7(Default)
• 1 - Select TIMI5
6 GPIO_TIMIO_SEL[6]
• 0 - Select GPIO6(Default)
• 1 - Select TIMI4
5 GPIO_TIMIO_SEL[5]
• 0 - Select GPIO5(Default)
• 1 - Select TIMI3
4 GPIO_TIMIO_SEL[4]
• 0 - Select GPIO4(Default)
• 1 - Select TIMI2
3 GPIO_SPI2CS_SEL[3]
• 0 - Select GPIO3(Default)
• 1 - Select SPI2CS4
2 GPIO_SPI2CS_SEL[2]
• 0 - Select GPIO2 (Default)
• 1 - Select SPI2CS3
1 GPIO_SPI2CS_SEL[2]
• 0 - Select GPIO1 (Default)
• 1 - Select SPI2CS2
0 GPIO_SPI2CS_SEL[0]
• 0 - Select GPIO0 (Default)
• 1 - Select SPI2CS1
Copyright © 2015, Texas Instruments Incorporated Device Boot and Configuration 183
Submit Documentation Feedback
Product Folder Links: 66AK2L06